이 책은 디지털 시스템 설계를 배우는 학부생 및 산업체 엔지니어를 대상으로 한다. 총 130여 개의 예시로 Verilog HDL 문법을 체계적으로 소개하며, 입문자도 쉽게 이해할 수 있도록 개념을 간결하고 명확하게 서술한다. 또한, 설계 실습을 통해 Verilog HDL로 설계된 조합회로와 순차회로를 FPGA에 구현하여 하드웨어 동작을 직접 확인할 수 있도록 구성했다.
※ 본 도서는 대학 강의용 교재로 개발되었으므로 연습문제 해답은 제공하지 않습니다.
Contents
PART 01 Verilog HDL 문법
CHAPTER 01 Verilog HDL의 개요
1.1 Verilog HDL의 역사
1.2 Verilog HDL의 특징
1.3 HDL 기반의 시스템 반도체 설계과정
1.4 Verilog HDL의 어휘 토큰과 규칙
1.5 Verilog HDL 모델링 방법 개요
CHAPTER 13 Vivado Design Suite 사용법
13.1 Xilinx Vivado 소프트웨어 개요
13.2 Vivado Project 생성
13.3 설계 입력
13.4 Behavioral 시뮬레이션
13.5 RTL 분석 및 설계 합성
13.6 설계 구현
13.7 Bitstream 생성 및 디바이스 프로그래밍
CHAPTER 14 조합회로의 FPGA 구현 실습
14.1 기본 논리 게이트 설계
14.2 가산기와 감산기 회로 설계
14.3 멀티플렉서 설계
14.4 인코더와 디코더 설계
CHAPTER 15 순차회로의 FPGA 구현 실습
15.1 플립플롭과 시프트 레지스터 설계
15.2 계수기 설계
15.3 주파수 분주기 설계
15.4 키패드 스캔 회로 설계
15.5 Piezo 응용회로 설계
15.6 스텝 모터 구동회로 설계
15.7 Color LED 디스플레이 회로 설계
15.8 Text LCD 문자 디스플레이 회로 설계
Author
신경욱
한국항공대학교 전자공학과에서 공학사(1984년)를 취득하고, 연세대학교에서 공학석사(1986년)와 공학박사(1990년) 학위를 취득했다. 이후, 한국전자통신연구원(ETRI) 반도체연구단에서 근무했으며, 1991년 7월부터 현재까지 금오공과대학교 전자공학부 교수로 재직 중이다. 일리노이 주립대학교 전기 및 컴퓨터공학과(1995), 캘리포니아 주립대학교 전기 및 컴퓨터공학과(2003), 조지아텍 전기 및 컴퓨터공학과 (2013)에서 방문연구를 수행했으며, 연구 분야는 디지털 집적회로 설계, 정보보안 회로 설계 및 보안 SoC 설계 등이다.
한국항공대학교 전자공학과에서 공학사(1984년)를 취득하고, 연세대학교에서 공학석사(1986년)와 공학박사(1990년) 학위를 취득했다. 이후, 한국전자통신연구원(ETRI) 반도체연구단에서 근무했으며, 1991년 7월부터 현재까지 금오공과대학교 전자공학부 교수로 재직 중이다. 일리노이 주립대학교 전기 및 컴퓨터공학과(1995), 캘리포니아 주립대학교 전기 및 컴퓨터공학과(2003), 조지아텍 전기 및 컴퓨터공학과 (2013)에서 방문연구를 수행했으며, 연구 분야는 디지털 집적회로 설계, 정보보안 회로 설계 및 보안 SoC 설계 등이다.